Сайты ТУСУРа

Схемотехника. Часть 3

Учебное пособие

В первой главе учебного пособия рассмотрены основные структуры и виды полупроводниковой памяти. Во второй главе акцент уделяется рассмотрению разновидностей сумматоров. Проблемы синхронизации сложных современных цифровых устройств, работающих на высоких тактовых частотах, разобраны в третьей главе. В четвертой главе рассматриваются генераторы с кварцевыми резонаторами, как устройства, широко применяемые для тактирования современных цифровых устройств. Кроме того, разобраны наиболее распространенные представители релаксационных генераторов: мультивибраторы и одновибраторы. Особое внимание уделено счетчикам с недвоичным кодированием «1 из N», как устройствам, применяемым для распределения уровней и импульсов. Из большой номенклатуры существующих устройств управления микросхемами в пятой главе рассмотрены логические расширители, преобразователи уровней, детекторы фронтов, а также интерфейсные и периферийные адаптеры.

Кафедра конструирования и производства радиоаппаратуры

Библиографическая запись:

Озеркин, Д. В. Схемотехника. Часть 3: Учебное пособие [Электронный ресурс] / Д. В. Озеркин. — Томск: ТУСУР, 2012. — 154 с. — Режим доступа: https://edu.tusur.ru/publications/1205
Автор:   Озеркин Д. В.
Год издания: 2012
Количество страниц: 154
Скачиваний: 428

Оглавление (содержание)

Введение

1 Запоминающие устройства

1.1 Основные сведения. Система параметров. Классификация

1.2 Основные структуры запоминающих устройств

1.3 Запоминающие устройства типа ROM

1.4 Flash-память

1.5 Статические запоминающие устройства

1.6 Динамические запоминающие устройства

2 Арифметико-логические устройства

2.1 Назначение и основные параметры

2.2 Сумматоры

2.2.1 Алгоритм двоичного сложения

2.2.2 Классификация сумматоров

2.2.3 Двоичный полусумматор

2.2.4 Одноразрядный сумматор

2.2.5 Многоразрядный сумматор параллельного действия

2.2.6 Многоразрядный сумматор последовательного действия

2.3 Повышение быстродействия сумматоров

2.3.1 Сумматоры с параллельным переносом

2.3.2 Сумматоры с групповой структурой

2.4 Алгоритм вычитания двоичных чисел

2.5 Реализация операций арифметического сложения и вычитания

2.6 Двоично-десятичные сумматоры

2.7 Выполнение логических операций

2.8 Интегральные схемы АЛУ

2.9 Выполнение операций арифметического умножения

3 Устройства синхронизации

3.1 Основные виды синхронизации

3.2 Применение триггеров в устройствах синхронизации

3.2.1 Синхронизаторы одиночных импульсов

3.2.2 Ввод асинхронных данных

3.2.3 Генераторы вторичных синхросигналов

3.3 Устройства коррекции временного положения синхросигналов

4 Устройства тактирования

4.1 Генераторы с кварцевыми резонаторами

4.2 Мультивибраторы

4.2.1 Мультивибраторы на транзисторах

4.2.2 Мультивибраторы на специализированных интегральных микросхемах

4.2.3 Мультивибраторы на логических элементах

4.3 Формирователи импульсов

4.3.1 Формирователи импульсов на логических элементах

4.3.2 Таймеры

4.4 Распределители тактов

4.4.1 Счетчики в коде «1 из N»

4.4.2 Счетчики в коде «1 из N» на основе счетчиков Джонсона

5 Устройства управления микросхемами

5.1 Логические расширители

5.2 Преобразователи уровней

5.3 Разностные преобразователи и детекторы событий (фронтов)

5.4 Интерфейсные и периферийные микросхемы

5.4.1 Шинные формирователи

5.4.2 Буферные регистры

5.4.3 Параллельные периферийные адаптеры

5.4.4 Программируемые связные адаптеры

Список рекомендуемой литературы